Rangkaian logika kombinasional yang memiliki jumlah keluaran 1 dan jumlah masukan yang dapat dipil

You're Reading a Free Preview
Page 4 is not shown in this preview.

1.Rangkaian logika kombinasional yang untuk megubah sinyal cacah aktif kedalam sinyal binary adalah

A.Decoder

B.Encoder

C.Multiplexer

D.Demultiplexer

E.Adder

2.Manakah pertanyaan berikut yang benar tentang rangkaian logika kombinasional

A.Memiliki output yang bergantung pada input saat ini

B.memiliki input umpan balik

C.Memiliki input yang bergantung pad output sebelumnya

D.Memiliki input yang bergantung pada input dan output sebelumnya

E.semua jawaban salah

3.Berikut ini termasuk rangkaian logika kombinasional

A.Decoder dan Counter

B.Decoder dan multiplexer

C.Register dan Decoder

D.Register dan Counter

E.Encoder dan Counter

4.Rangkaian Logika kombinasional yang memiliki jumlah keluaran 1 dan sejumlah masukan yang dapat dipilih adlah

A.Decoder

B.Encoder

C.Multiplexer

D.Demultiplexer

E.Adder

Rangkaian logika kombinasional yang memiliki jumlah keluaran 1 dan jumlah masukan yang dapat dipil

5.Tabel kebenaran diatas merupakan table kebenaran dari rangkaian logika kombinasional

A.Decoder

B.Encoder

C.Multiplexer

D.Demultiplexer

E.Adder

Rangkaian logika kombinasional yang memiliki jumlah keluaran 1 dan jumlah masukan yang dapat dipil
6.Tabel kebenaran diatas merupakan table kebenaran dari rangkaian logika kombinasional

A.Decoder

B.Encoder

C.Multiplexer

D.Demultiplexer

E.Adder

Rangkaian logika kombinasional yang memiliki jumlah keluaran 1 dan jumlah masukan yang dapat dipil

7.Pada gambar diatas 01  merupakan rangkaian logika kombinasional

A.Decoder

B.Encoder

C.Multiplexer

D.Demultiplexer

E.Adder

Rangkaian logika kombinasional yang memiliki jumlah keluaran 1 dan jumlah masukan yang dapat dipil

8.Pada gambar diatas merupakan rangkaian logika kombinasional

A.Decoder

B.Encoder

D.Demultiplexer

E.Adder

9.Pada Dec2to4 memiliki komposisi keluaran dan masukan

A.2 masukan  dan 2 keluaran

B.4 masukan dan 2 keluaran

C.2 keluaran dan 4 masukan

D.2 masukan dan 4 keluaran

E.4 masukan dan 4 keluaran

10.Apabila dirancang sebuadh decoder dengan masukan 5 maka jumlah keluarannya adalah

A.2

B.4

C.8

D.16

E.32

13.Apabila dirancang sebuah MUX4 maka jumlah selektornya adalah

A.2

B.4

C.8

D.16

E.32

14.RS flip flop dapat dibuat dari kombinasi gerbang

A.And dan Or

B.Not dan And

C.Nand dan Nor

D.Nnad dan Or

E.And dan Nand

15.Perbedaan Rs flip flop dan D flip flop terdapat tambahan gerbang

A.Not pada D flip flop

B.Not pada rs flip flop

C.Nnad pada D flip flop

D.Nnad  pada d flip flop

E.And pada D flip flop

16.Perbedaan RS flip flop dibandingkan dJK flip flop terletak pada

A.kondisi memori

B.bentuk keluarannya

C.kondisi terlarang

D.kondisi toggle

E.kondisi tak berubah

17.kondisi toggle dari jk ff adalah

A.bentuk keluaran selalu tetap

B.bentuk keluaran selalu berubah

C.bentuk keluaran yang sama

D.bentuk keluaran yang berbeda

E.entuk keluaran yang salah

18.kondisi memori dari flipflop adlah

A.bentuk keluaran selalu tetap

B.bentuk keluaran selalu berubah

C.bentuk keluaran yang sama

D.bentuk keluaran yang berbeda

E.bentukkeluaran yang salah

19.Kondisi terlarang flip flop adalah

A.bentuk keluaran selalu tetap

B.bentuk keluaran selalu berubah

C.bentuk keluaran yang sama

D.bentuk keluaran yang berbeda

E.bentuk keluaran yang salah

20.Fungsi dari clock pada CRS ff adalah

A.mengaktifkan bentuk keluaran

B.menolkan bentuk keluaran

C.menonaktifakn bentuk keluaran

D.mengaktifkan keluaran toggle

E.sama dengan masukan r dan s

21.Untuk mengatasi keadaan terlarang pada flip flop rs makan dapat menggunakan flip flop

A.jk ff

B.d ff

C.t ff

D.crs ff

E.semua jawaban salah

22.bentuk keluaran dari t ff adalah

A.bentuk keluaran selalu tetap

B.bentuk keluaran selalu berbeda

C.bentuk kelauran yang sama

D.bentuk keluaran yang berbeda

E.bentuk keluaran yang salah

23.Gerbang logika yang digunakan untuk merangkai D flip flop kecuali

A.not

B.nor

C.and

D.exnor

E.nand

24.T ff dapat dirancang dari d FF yaitu dengan

A.menambahkan gerbang not pada masukan D

B.mengumpan balik q pada masukan D

C.menambahkan gerbang not pada masukan clock

D.mengumpan balik q pada masukan clock

E.mengmpan balik q pada masukan D

25.T ff dapat dirancang dari jk ff yaitu dengan

A.mengumpan balik keluaran q ke masukan j dan k

B.memberikan logika 1 pada masukan j dan k

C.mengumpan balik keluaran q ke masukan j dan k

D.memberikan logika 0 pada masukan j dan k

E.memberikan logika yang berbeda pada masukan j dan k

26.kondisi memori untuk rs ff yang dibangun dari pintu nand yaitu

A.s=0 r=0

B.s=1 r=1

C.s=1 r=0

D.s=0 r=1

E.tidak ada jawaban yang benar

27.berikut ini yang termasuk kelompok rangkaian logika sekuensial

A.decoder dan counter

B.decoder dan multiplexer

C.register dan decoder

D.register dan counter

E.encoder dan counter

28.untuk merancang register dapat digunakan flip flop jenis kcuali

A.rs ff

B.crs ff

C.jk ff

D.d ff

E.t ff

Rangkaian logika kombinasional yang memiliki jumlah keluaran 1 dan jumlah masukan yang dapat dipil

29.pada gambar diatas merupakan jenis flip flop

A.rs ff

B.crs ff

C.jk ff

D.d ff

E.t ff

Rangkaian logika kombinasional yang memiliki jumlah keluaran 1 dan jumlah masukan yang dapat dipil

30.Pada gambar diatas merupakan flip flop jenis

A.rs ff

B.crs ff

C.jk ff

D.d ff

E.t ff

Rangkaian logika kombinasional yang memiliki jumlah keluaran 1 dan jumlah masukan yang dapat dipil

.

31.pada table diatas merupakan table kebenaran untuk flip flop jenis

A.rs ff

B.crs ff

C.jk ff

D.d ff

E.t ff

32.untuk mengatasi keadaan terlarang pada flipflop Rs maka menggunakan flip flop

A.jk ff

B.d ff

C.t ff

D.crs ff

E.semua jawaban salah

.

33.pada table diatas merupakan table kebenran untuk flip flop jenis

A.rs ff

B.crs ff

C.jk ff

D.d ff

E.semua jawaban salah

34.Kondisi toggle adalah

A.bentuk keluaran selalu tetap

B.bentuk keluaran selalu berubah

C.bentuk kelaran yang sama

D.bentuk keluaran yang berbeda

E.bentuk keluaran yang berlawanan

35.pada dasarnya register dapat dirancang dari flip flop jenis berikut kecuali

A.rs ff

B.crs ff

C.jk ff

D.d ff

E.t ff


Rangkaian logika kombinasional yang memiliki jumlah keluaran 1 dan jumlah masukan yang dapat dipil

36.Jenis register pada gambar di atas adalah

A.PIPO

B.SIPO

C.PISO

D.SISO

E.ISOP

37.jumlah flip flop D yang dibutuhkan untuk merancang register 4 bit jenis PIPO adlah

A.1

B.2

C.3

D.4

E.5

38.Pada counter jenis flip flop yang dapat figunakan adalah

A.rs ff

B.t ff

C.jk ff

D.d ff

E.semua jawaban benar

Rangkaian logika kombinasional yang memiliki jumlah keluaran 1 dan jumlah masukan yang dapat dipil

39.Rangkaian diatas merupakan

A.Register

B.Counter asynchronus

C.Shift register

D.Counter Synchhronous

E.PIPO register

Rangkaian logika kombinasional yang memiliki jumlah keluaran 1 dan jumlah masukan yang dapat dipil

40.Rangkaian diatas merupakan.

A.register

B.counter asynchronous

C.shift register

D.counter synchronous

E.PIPO register

KUNCI JAWABAN PILIHAN GANDA

1.b    11.a  21.a  31.a

2.a    12.c  22.b  32.a

3.b    13.b  23.d  33.c

4.e    14.c  24.b  34.b

5.a    15.a  25.b  35.e

6.b    16.c  26.d  36.c

7.a    17.b  27.d  37.d

8.b    18.a  28.e  38.e

9.b    19.c  29.d  39.b

10.e  20.a  30.e  40.d


Page 2